Allegro 串扰仿真
2024-08-28 06:57:25
利用于博士的那个电路板,看一下cadence软件的串扰仿真,我们选取3跟信号线,见下图。
U6.N3-R36-U7.56
U6.P3-R36-U7.54
U6.P2-R36-U7.53
下面启动sigxplorer,
按着下图开始添加part,
完成后应该这个模样,IOP1 IOP2 IOP3 分别对应U6 的N3,P3,P2
IOP4 IOP5 IOP6 对应 U7的56 54 53 。
你可以设置MS1的一些参数,就是线间距,和导线的一些参数。
给IOP分配激励,和上一篇文章一样鼠标点击名称,按下图设置。
启动仿真,会弹出下面对话框,让我现在受害网络器件,我们选择中间的那根信号线。
然后就会弹出波形,图片。
放大局部。
最新文章
- Serial Communication Protocol Design Hints And Reference
- JS组件系列——不容错过的两款Bootstrap Icon图标选择组件
- C语言与内存模型初探
- RxJava 和 RxAndroid 五(线程调度)
- spring应用于web项目中
- JS 添加千分位,测试可以使用
- iOS的Mantle实战分析
- ASP.NET中扩展FileUpload的上传文件的容量
- 【转】unity3d 如何得到当前物体播放的动画
- fragment中获取activity中的控件
- baidu 200兆SVN代码服务器
- Memcache服务搭建
- 现有n 个乱序数,都大于 1000 ,让取排行榜前十,时间复杂度为o(n), top10, 或者 topK,应用场景榜单Top:10,堆实现Top k
- A1017. Queueing at Bank
- Perf -- Linux下的系统性能调优工具,第 1 部分【转】
- mongoose之操作mongoDB数据库
- C#窗体操作的小技巧
- 论攻击Web应用的常见技术
- WordPress主题开发:数据调用
- uploadify3.2.1 多文件上传总是只能上传一个文件